기지국의 듀플렉서는 홍채 커플 링 캐비티 필터와 일부 캐비티 커플 링 인 것 같습니다. 입/출력 사이의 결합은 T 이며, 커플링 회로가 아닌 공진기의 연결 부분입니다. 주파수는 커패시턴스에 의해 조정됩니다. 이 필터는 넓은 신호의 대역 통과 필터이다.
필터의 응답 속도를 볼 수 있다면 더 좋을 것이다.
중앙처리기
네트워크 통신은 비스칼 MPC832 1 PowerQUICC2 CPU 에 의해 처리되는데, 이 CPU 는 200 MHz 로 256 MB 하이닉스DDR2 RAM 2 개를 가동한다. PMC QuadPHY 10gb 컨트롤러를 사용하여 2 개의 광 입/출력에 사용됩니다.
ADC 및 DAC 단일 비트 스트림의 디코딩 및 인코딩은 3 개의 Altera Cyclone III FPGA 와 맞춤형 화웨이 SD6 15 1RBI 컨트롤러에 의해 처리됩니다.
화웨이 기지국은 텍사스 기기 TMS320 시리즈 DSP 프로세서를 사용하여 단일 비트 스트림을 처리합니다. TMS320C64 10 은 정수만 계산하는 점 DSP 이고 TMS320ct164821GHZ DSP CPU 는 부동 소수점 숫자를 계산합니다.
신호 수신 섹션
입력 신호는 두 개의 이종 회로에서 온 것이다. 먼저 Skyworks Sky 73021-11.1.7-2.2 GHz 하향 변환 믹서로 처리한 결과 2.2
하향 주파수 믹서의 본진은 ADI 의 ADF4 1 10B 입니다.
SIPAT saw 필터는 격리에 사용됩니다.
신호 소스 또는 유형에 따라 신호 케이블이 3G ADC 선 또는 4G ADC 선으로 나뉘기 전에 아날로그 장치 AD8376 가변 게인 증폭기를 사용한다고 가정합니다.
3G 라인의 아날로그-디지털 변환은 아날로그 장치 AD6655- 10 에 의해 처리되고, ad 6655- 10 은 14 비트 150 MSPS 입니다.
4G 회선에는 이중 채널 MAX2039E/dowoconversion 믹서 및 추가 기능인 양방향 HSWA+ 1 1 10 도메인 무선 스위치와 같은 구성 요소가 있습니다
모든 타이밍은 ADI 의 AD95 16-3 에 의해 처리되며 14 출력 클럭 생성기와 내장 2 GHz 본진입니다.
신호 전송 섹션
Altera Cyclone III FPGA 의 단위 데이터 흐름은 두 ADI 회사의 TxDAC AD9788 에 의해 처리되며, 이 장치의 정격 MSPS 는 16 비트 800 입니다.
신호 주파수를 방송 반송파 주파수로 올리기 위해 두 개의 ADI 회사인 ADL5375-05 상향 변환 변조기를 사용했습니다. 주파수 범위는 400 메가헤르츠에서 6 기가헤르츠까지입니다.
그런 다음 신호는 레벨 5 세라믹 공진기 대역 통과 필터를 통해 전송됩니다.
신호 위상은 트랜지스터와 EMC 기술 설정 및 플로리다 무선 주파수 연구소의 HPJ2F 하이브리드 커플러에서 전환할 수 있습니다.
신호가 증폭기로 전송되기 전의 전면 증폭기는 비스칼 MMG3004NT 1 고선형 증폭기로 400mhz ~ 2.2 GHz 범위 내에서 17 dB 를 확대할 수 있습니다.
신호 강도를 제어하기 위해 MCL 3 1R5 디지털 스테핑 감쇠기는 출력 커넥터 앞에 있습니다. 이것은 6 비트 직렬 인터페이스를 통해 0.5 dB 스텝핑으로 제어할 수 있는 3 1.5 dB 감쇠기입니다.
전력 증폭기
전력 증폭기는 2 단계를 채택한다. 1 급은 영비링 PTMA 180402FL40W 무선 주파수 LDMOS 입니다. 두 개의 90 도 비위상 신호는 살구아 II XC 1900A-03S 혼합커플러를 통해 출력급 트랜지스터 은지포 BLF6G20LS-140140W RF LDMOS 로 공급된다.
출력은 살구아 II XC 1900A-03S 혼합커플러에서 재조합된 다음 순환기를 통해 이중기로 들어갑니다.