현재 위치 - 법률 상담 무료 플랫폼 - 특허 조회 - 요즘 회로를 보면 항상 이런 회로를 볼 수 있다. 나는 그것의 기능을 잘 이해하지 못한다. 여러분들이 건의를 좀 해주시길 바랍니다. 감사합니다. 。 。
요즘 회로를 보면 항상 이런 회로를 볼 수 있다. 나는 그것의 기능을 잘 이해하지 못한다. 여러분들이 건의를 좀 해주시길 바랍니다. 감사합니다. 。 。
ADC 입력이 연산 증폭기 출력에 미치는 영향을 분석하기 위해 SAR-ADC 의 입력을 구축했습니다.

죽어라. 그림 2 에서 볼 수 있듯이 SAR-ADC 의 입력은 스위치 S 1 접지 콘덴서 CSH; 에 해당할 수 있습니다.

전압 샘플링 전에 CSH 는 스위치 S2 를 통해 전원 공급 장치, 전압 기준 또는 사전 충전에 연결되며, 사전 충전된 전압 값은 아래와 같이 결정됩니다.

자신의 ADC 회로 결정. 전압 샘플링이 시작되면 S2 가 켜지고 S 1 이 꺼집니다. S 1 꺼질 때 구동

동적 회로는 CSH 에서 전하를 주입하거나 흡수하는 반면, ADC 는 신호를 샘플링하는 데 시간이 좀 걸립니다. 이 샘플링 시간 동안 ADC 는 구동 회로에서 CSH 로 충분한 전하를 흡수하여 시스템이 1/2-LSB 의 정확도 범위에 도달할 수 있도록 해야 합니다. 설계한 회로를 더 정확하게 만들기 위해서는 연산 증폭기와 ADC 사이에 저항 RIN 과 전기를 추가해야 한다.

영 (위 그림). CIN 의 역할은 ADC 의 입력에 충분한 전력을 공급하는 전하 메모리입니다.

RIN 은 연산 증폭기와 CIN 간의 직접 연결을 방지하여 연산 증폭기의 작동을 더욱 안정시키는 데 사용됩니다. RIN 과 CIN 쌍

적어도 ADC 샘플링 시간 요구 사항을 충족합니다. 마지막으로 RINCIN 시간 상수와 일치하는 대역폭을 선택해야 합니다.

연산 증폭기.

먼저 샘플링 용량 CSH 를 장시간 충전하여 해당 전압이 샘플링 값에 도달하도록 해야 합니다.

전압의 0.5LSB 범위 내에 있습니다. 이론적으로 12 비트 변환기의 경우 충전 시간은 RSW×CSH 의 8 배 이상이어야 합니다. 시험

오차 허용 오차 및 부품 매개변수의 변화를 고려하여 충전 시간은 10~ 15 배 RSW×CSH 여야 합니다. SAR ADC 에는 이득이 필요합니다.

1V/V 의 연산 증폭기와 RIN 및 CIN 의 외부 저항/콘덴서 쌍입니다. 샘플링하는 동안 ADC 는 CIN 을 사용하여 신호를 유지합니다.

안정성; 저항 RIN 은 연산 증폭기를 ADC 부하 용량과 분리합니다. 연산 증폭기는 ADC 를 높은 저항 신호원과 격리하는 동시에 매우 편리하다.

샘플링 단계에서 CIN 및 CSH 에 신속하게 비용을 청구합니다.

이렇게 간단해 보이는 회로를 설계하려면 다음과 같은 방법을 따라야 한다. CIN 은 은운모임에 틀림없다.

용량 또는 C0G 용량. 이러한 콘덴서는 CSH 에 안정적인 전압 및 주파수 성능을 제공합니다. X7R 과 Z5U 와 같은 전기가 있습니다.

콘덴서의 전압과 주파수' 메모리' 효과는 ADC 의 총 파형 왜곡을 감소시킨다. 또한 CIN 은 CSH 보다 20 배 커야합니다. 수신

다음으로 ADC 의 내부 저항을 사용하여 콘덴서가 RIN 을 결정합니다. 최종 CIN 및 RIN 시간 상수는 CSH 와 RSW 입니다.

70%, 린 저항은 50ω

신호가 점프할 때 제때에 예상 정확도까지 안정시킬 수도 있다.

사진을 올릴 수 없습니다 ~ 무엇을 찾아야 합니까 ...