현재 위치 - 법률 상담 무료 플랫폼 - 컨설팅 회사 - 집적 회로 설계 공개: 디지털 집적 회로의 후면 포위 공격 사자
집적 회로 설계 공개: 디지털 집적 회로의 후면 포위 공격 사자
집적 회로 설계 엔지니어는 집적 회로 개발 및 설계에 종사하는 직업이다. 중국 집적 회로 디자인 산업이 좋아지면서 점점 더 많은 엔지니어들이 이 이 신흥 산업에 동참하고 있다. IC 설계 엔지니어가 되는 문턱이 비교적 높기 때문에 종종 디지털 회로 시스템과 임베디드 시스템 설계 경험, ARM 아키텍처 이해, 디지털 신호 처리, 오디오 비디오 처리, 이미지 처리 및 VLSI 기반이 필요합니다.

이에 따라 많은 재학생들은 기업 내 IC 관련 엔지니어의 구체적인 업무 내용, 기술 요구 사항 및 발전 전망을 이해하여 취업경쟁력을 높이고자 합니다. 이와 함께 이미 offer 를 받은 IC 신입사원들도 관련 분야의 지식비축을 늘리고, 업무 내용을 미리 숙지하고, 직업계획을 앞당길 것을 희망하고 있다.

이를 위해 offer 는 이 글에서 디지털 IC 백엔드 공격사자의 업무 내용과 강도를 상세히 밝히고 재직 선배의 직장 경험과 건의를 제공해 드리며 도움이 되기를 바랍니다.

0 1 디지털 IC 백엔드 포위 사자

디지털 IC 백엔드 엔지니어는 프런트 엔드 엔지니어의 설계 도면을 실제 회로 구조로 변환하여 공급업체의 요구 사항을 충족하는 GDS 파일을 생성하는 칩 마이크로분야의 설계자입니다.

02 콘텐츠 제작

디지털 물리적 설계, 포괄적인 네트워크 테이블 편집, 경로 주소 확인 프로토콜 프로세스 구현, 합리적인 타이밍 제약 하에서 타이밍 컨버전스 완료, 공급업체 설계 규칙 검사 완료 등 물리적 설계 요구 사항을 포함하되 이에 국한되지는 않습니다. 일반적으로 디지털 집적 회로의 백엔드 엔지니어는 아날로그 집적 회로의 프런트 엔드 디자이너, 제조업체의 기술자 및 패키지 테스트를 수행하는 기술자에게 자주 연락합니다. 확장에서 다음과 같은 측면으로 세분화됩니다.

안치

주로 성병 세포의 방문과 관련이 있다. 이 단계는 기본적으로 모듈 분포에 따라 EDA 도구를 최적화하는 것이지만, 타이밍에 문제가 발생하면 일부 사람의 개입이 필요합니다.

CARPAL TUNNEL SYNDROME 과 함께

클럭 트리 (CTS) 는 구동 회로의 타이밍 단위로, 일반적으로 BTS (균형 트리) 를 사용합니다. 그러나 관련 주파수가 증가함에 따라, 현재 심층 논리가 있는 일부 경로는 일반적으로 유용한 편향 기술을 채택하고 있다.

03

경로

즉, 경로설정은 일반적으로 공급업체 설계 규칙을 충족하는 경우 EDA 도구에 의해 자동 레이아웃 경로설정을 완료합니다. 기술이 발달하고 성숙함에 따라 EDA 도구는 레이어 향상을 통해 주요 타이밍 경로를 최적화하고 지연 시간이 적은 고급 금속을 사용하여 타이밍을 최적화할 수 있습니다.

주민 코디네이터 /STA/ 콩고 민주 공화국 /LVS/ 공식

실제로 생산을 제공할 수 있는 파일을 얻기 위해서는 주어진 타이밍 제약 하에서 시간 순서를 반복적으로 최적화하고, 설계 규칙 확인, 레이아웃 네트워크 테이블의 일관성 확인, 최적화 후 네트워크 테이블의 기능 일관성 확인 등의 여러 작업을 수행해야 합니다.

03

기본 이론 지식에는 CMOS 관련 지식, 반도체 기본 원리, 디지털 회로 설계 지식 등이 포함됩니다.

필요한 도구에는 EDA 도구와 셸 또는 파이썬과 같은 스크립팅 언어의 workshop 및 UserGuide 가 포함됩니다.

게다가, 우리 자신의 우월한 기술 장벽을 세우기 위해서, 우리는 STA 원리를 더 연구해야 한다. 불확실성/설정/일시 중지 타이밍에 대한 지식 이해 PLL, 센서 등과 같은 아날로그 무선 IP 에 대한 몇 가지 특수한 요구 사항을 파악합니다. 고속 IO 의 설계, 개인실, 밀봉 테스트 요구 사항에 익숙합니다. ARM 코어, PCIE, DDR 등과 같은 일반적인 IP 의 일반적인 기능 설계 프로그램 또는 데이터 흐름에 대해 알아보십시오.

일반 백엔드 엔지니어와 구별하기 위해서는 전력 계획을 배우는 것이 가장 좋습니다. 깊이 들어가다 다양한 테스트 모드에서 테스트 가능성/적용 범위를 달성하는 방법을 알고 있습니다. 밀봉 및 테스트 비용을 줄이기 위해 판을 필터링하는 방법을 배웁니다. 타이밍, 전력 소비 또는 기타 측면에서 칩 수율을 향상시키는 방법에 익숙합니다.

04

주로 프로젝트 기간을 본다. 디지털 IC 백엔드를 기반으로 한 특성상, 디지털 IC 백엔드 엔지니어의 작업 진행이 판도와 제품이 제때에 제출될 수 있는지에 큰 영향을 미치기 때문에 일반적으로 슬라이스 직전 작업 강도가 가장 높습니다.

대기업의 프로세스는 상대적으로 완벽하고 전체 로드는 상대적으로 균형이 잡혀 있지만 프로젝트의 모든 세부 사항은 전체 프로세스에 영향을 미치기 때문에 디지털 IC 의 백엔드는 종종 어떤 링크 오류로 인한 진행 지연을 피할 수 없습니다.

05

디지털 집적 회로 백엔드는 수요가 높고 성장이 높은 산업이다. 칩 산업의 급속한 발전에 따라 생산 규모가 커지고 칩 통합의 복잡성이 높아지면서 디지털 IC 백엔드 디자이너의 수요가 반드시 상승할 수밖에 없기 때문에 일자리가 많아 이직하기 쉽다.

일반적으로 백엔드 설계는 쉽게 시작할 수 있고 개선하기 어렵다. 백엔드 설계에는 더 많은 프로세스가 포함되기 때문에 프런트 엔드 디자인보다 더 다재다능합니다. 그러나 독립하려면 축적이 필요하고, 깊이 들어가기에 적합하고, 기술 전문가의 발전 길을 따라가야 한다. 하지만 디자인, IP, 패키징, 테스트, 기술에 관여하면 PMO 를 변형하거나 창업할 수도 있습니다.

06

선임 건의

기초를 잘 다지고, 이론 지식을 축적하고, 실천을 많이 하고, 적극적이고, 질문을 많이 하고, 공부를 많이 한다.